Pamięć podręczna L3 w chipsecie?

Według serwisu Tom's Hardware firma Micron chce zintegrować pamięć podręczną trzeciego poziomu z północną częścią chipsetu, co pozwoli zwiększyć wydajność całego systemu komputerowego.

Według serwisu Tom's Hardware firma Micron chce zintegrować pamięć podręczną trzeciego poziomu z północną częścią chipsetu, co pozwoli zwiększyć wydajność całego systemu komputerowego.

Pierwszy produkt w którym rozwiązanie to ma zostać zastosowane stanowi rozwinięcie układu Samurai, obsługującego pamięci DDR SDRAM. Nowy układ kodowo oznaczony jest nazwą Mamba i zaprojektowany jest do współpracy z układami AMD Athlon. Na pomysł taki firma Micron wpadła po stwierdzeniu, że przeszło 40 procent powierzchni wafla krzemowego zużywanego w układzie Samurai jest niewykorzystane. Powierzchnia ta pozwolić ma na umieszczenie 8 MB pamięci podręcznej trzeciego poziomu (tzw. eCache), która zapewni ciągłą przepustowość na poziomie 9,6 GB/s. Zintegrowanie eCache w tym samym układzie, w którym znajduje się kontroler pamięci pozwolić ma na zredukowanie opóźnień w dostępie do pamięci nawet o 50%. W sumie powinno to zwiększyć wydajności komputerów w normalnie działających aplikacjach o przynajmniej 15%. Jeszcze jedna ciekawostka kryje się w sposobie wytwarzania tego układu - logika sterującą wytwarzana jest w procesie 0,18 mikrometra, podczas gdy pamięć eCache w 0,15 mikrometra.

Reklama
Dowiedz się więcej na temat: firma | pamięć
Reklama
Reklama
Reklama
Reklama
Reklama
Strona główna INTERIA.PL
Polecamy